Ανάπτυξη συστήματος σκανδαλισμού, συγχρονισμού και ελέγχου πειραμάτων φυσικής υψηλών ενεργειών, νέας γενιάς βασισμένο σε παθητικά οπτικά δίκτυα
Περίληψη
Το υπάρχον σύστημα συγχρονισμού, σκανδαλισμού και ελέγχου, γνωστό και ως Timing, Trigger and Control (TTC) που λειτουργεί στο Μεγάλο Αδρονικό Επιταχυντή του CERN είναι ένα παθητικό οπτικό δίκτυο μίας κατεύθυνσης. Αυτό έχει ως αποτέλεσμα τη μη ύπαρξη επιβεβαίωσης για τις εντολές που αποστέλλονται. Έχει πολύ χαμηλό εύρος ζώνης (40 Mbps) και επίσης κάποιες ελλείψεις όπως για παράδειγμα το Dynamic Software Partitioning λόγω σχεδιασμού. Ο σχεδιασμός του βασίζεται σε Application-Specific Integrated Circuits (ASICs) και οπτικούς πομποδέκτες από τα μέσα της δεκαετίας το 1990. Αν και αποτελεσματικά ακόμη, θεωρούνται παραχωρημένης τεχνολογίας. Παράλληλα το διαθέσιμα αποθέματα έχουν μειωθεί αισθητά. Για το λόγο αυτό τέθηκε το ζήτημα της αναβάθμισης του συστήματος με τη βασική προϋπόθεση ότι θα χρησιμοποιεί το υπάρχον δίκτυο οπτικών ινών, θα είναι πλήρως αμφίδρομο, με υψηλό εύρος ζώνης και δυνατότητα.
Περίληψη σε άλλη γλώσσα
The Timing, Trigger and Control (TTC) system is crucial in synchronizing numerous electronic systems of the Large Hadron Collider (LHC) and its experiments. The current TTC design uses extensive unidirectional Point-to-Multipoint (P2MP) optical networks. These networks distribute the 40.078 MHz LHC clock, also known as Bunch Clock or BC, the Level-1 Accept (L1A) trigger decision and commands, broadcasted to all detectors or individually addressed to each of them. A parallel electrical network was implemented to compensate for bidirectionality, a feature absent from the current TTC. The parallel network transmits information about the status of the very Front-End (FE) electronics to the Central Trigger Processor (CTP). A new generation of a TTC system has been developed and is presented here to replace the existing system. This system is based on emerging Passive Optical Networks (PONs) technology in conjunction with commercially available Field Programmable Gate Arrays (FPGAs). The new ...
περισσότερα
Κατεβάστε τη διατριβή σε μορφή PDF (63.35 MB)
(Η υπηρεσία είναι διαθέσιμη μετά από δωρεάν εγγραφή)
|
Όλα τα τεκμήρια στο ΕΑΔΔ προστατεύονται από πνευματικά δικαιώματα.
|
Στατιστικά χρήσης
ΠΡΟΒΟΛΕΣ
Αφορά στις μοναδικές επισκέψεις της διδακτορικής διατριβής για την χρονική περίοδο 07/2018 - 07/2023.
Πηγή: Google Analytics.
Πηγή: Google Analytics.
ΞΕΦΥΛΛΙΣΜΑΤΑ
Αφορά στο άνοιγμα του online αναγνώστη για την χρονική περίοδο 07/2018 - 07/2023.
Πηγή: Google Analytics.
Πηγή: Google Analytics.
ΜΕΤΑΦΟΡΤΩΣΕΙΣ
Αφορά στο σύνολο των μεταφορτώσων του αρχείου της διδακτορικής διατριβής.
Πηγή: Εθνικό Αρχείο Διδακτορικών Διατριβών.
Πηγή: Εθνικό Αρχείο Διδακτορικών Διατριβών.
ΧΡΗΣΤΕΣ
Αφορά στους συνδεδεμένους στο σύστημα χρήστες οι οποίοι έχουν αλληλεπιδράσει με τη διδακτορική διατριβή. Ως επί το πλείστον, αφορά τις μεταφορτώσεις.
Πηγή: Εθνικό Αρχείο Διδακτορικών Διατριβών.
Πηγή: Εθνικό Αρχείο Διδακτορικών Διατριβών.